一款海思hi3535的pcb图,DDR是两层走线,地址线加了排阻,一分为二走到两个颗粒。没有绕线。海思方案的pcb做的不多,跟全志,瑞芯微这类相似,pcb设计规则都是一样的,DDR部分是有原厂做好的,不用改直接拿来用就行。通常接到这种项目,设计流程是先导入结构图,把DDR部分加进来,找个合适的位置放下,对外接口有固定位置也放好,接口相关电路就近放,再是电源,高速信号走向路途是不是顺,这样做下来整个布局就没什么问题了。
我的德方纳米,今天终于看到点希望
我已经伤心
时间:2019-05-10 07:32:07
一款海思hi3535的pcb图,DDR是两层走线,地址线加了排阻,一分为二走到两个颗粒。没有绕线。海思方案的pcb做的不多,跟全志,瑞芯微这类相似,pcb设计规则都是一样的,DDR部分是有原厂做好的,不用改直接拿来用就行。通常接到这种项目,设计流程是先导入结构图,把DDR部分加进来,找个合适的位置放下,对外接口有固定位置也放好,接口相关电路就近放,再是电源,高速信号走向路途是不是顺,这样做下来整个布局就没什么问题了。
我的德方纳米,今天终于看到点希望
我已经伤心